FlowCAD EDA Software f├╝r PCB, FPGA, Package und ASIC Design FlowCAD

TimingDesigner Datenblatt

Timing Designer
Budżet czasowy układu pamięci DDR

TimingDesigner

TimingDesigner wykorzystuje w intuicyjny spos├│b generowane wykresy czasowe, kt├│re pozwalaj─ů na zrozumienie zale┼╝no┼Ťci czasowych w projekcie co z kolei pozwala na precyzyjne ustawienie regu┼é projektowych. Wykresy czasowe s┼éu┼╝─ů tak┼╝e do cel├│w dokumentacyjnych. Typowe zastosowanie programu TimingDesigner to projekty typu high-speed. W takich projektach najwa┼╝niejsze jest precyzyjne modelowanie relacji mi─Ödzy elementami na PCB lub mi─Ödzy wbudowanymi w uk┼éady ASIC lub FPGA funkcjami. Timing Designer pozwala na analiz─Ö wielu wariant├│w bud┼╝etu czasowego i wyb├│r najlepszego rozwi─ůzania. Dotyczy to r├│wnie┼╝ a mo┼╝e przede wszystkim najbardziej z┼éo┼╝onych projekt├│w. In┼╝ynier dostaje narz─Ödzie do bie┼╝─ůcego monitorowania i zarz─ůdzania zale┼╝no┼Ťci czasowychw ca┼éym procesie projektowania.

Zalety

- Easy-to-use timing diagram editor enables rapid specification of design requirements
- Dynamically linked timing spreadsheet for accurate modeling of complex delay and constraint effects
- Powerful timing analysis engine quickly identifies worst-case timing margins
- Instant updates of intelligent timing diagrams support quick evaluation of design alternatives
- Robust project manager
- Extensive import/export support